Detail práce
Framework for Reconfigurable Systems on the Altera Chips
Práce posuzuje dostupné prostředí pro vývoj rekonfigurovatelných systémů na čipechAltera. Tyto prostředí jsou následně porovnány s řešeními dostupnými pro platformuXilinx. Prostředí RSoC Framework je pak představeno jakožto výhodnáalternativa pro řešení vyvinuté výrobcemi. Prostředí je momentálně k dispozicina platformě Xilinx Zynq. Dále práce hodnotí klíčovérozdíly mezi platformou Xilinx Zynq a platformouAltera Cyclone V SoC a navrhuje způsob řešení portaceuvedeného prostředí na platformu Altera. Následně se diskutuje návrh aimplementace portu na platformu Altera Cyclone V SoC. Nakonec prácevyhodnocuje výkonnost portovaného systému na nové platformně.
SoC, FPGA, Altera, Cyclone V SoC, Zynq, RSoC
Student nejprve prezentoval výsledky, kterých dosáhl v rámci své práce. Komise se poté seznámila s hodnocením vedoucího a posudkem oponenta práce. Student následně odpověděl na otázku oponenta a na další otázky přítomných. Komise se na základě posudku oponenta, hodnocení vedoucího, přednesené prezentace a odpovědí studenta na položené otázky rozhodla práci hodnotit stupněm "A".
- Čím si vysvětlujete v některých případech výrazně nižší propustnost loopback testu oproti samostatným RX a TX testům u multiplatformního driveru?
Fučík Otto, doc. Dr. Ing. (UPSY FIT VUT), člen
Holub Jan, prof. Ing., Ph.D. (FIT ČVUT), člen
Jaroš Jiří, doc. Ing., Ph.D. (UPSY FIT VUT), člen
Kořenek Jan, doc. Ing., Ph.D. (UPSY FIT VUT), člen
Rychlý Marek, RNDr., Ph.D. (UIFS FIT VUT), člen
@mastersthesis{FITMT15988, author = "Bruno Kremel", type = "Diplomov\'{a} pr\'{a}ce", title = "Framework for Reconfigurable Systems on the Altera Chips", school = "Vysok\'{e} u\v{c}en\'{i} technick\'{e} v Brn\v{e}, Fakulta informa\v{c}n\'{i}ch technologi\'{i}", year = 2015, location = "Brno, CZ", language = "czech", url = "https://www.fit.vut.cz/study/thesis/15988/" }