Result Details

Systémy odolné proti poruchám - metodika návrhu řadiče rekonfigurace

PÁNEK, R. Systémy odolné proti poruchám - metodika návrhu řadiče rekonfigurace. Počítačové architektury & diagnostika 2017. Smolenice: Slovenská technická univerzita v Bratislavě, 2017. s. 24-27. ISBN: 978-80-972784-0-3.
English title
Fault Tolerant Systems - Reconfiguration controller design methodology
Type
conference paper
Language
Czech
Authors
Abstract

Pro kritické nejen řídicí systémy je výskyt poruch velice nežádoucí záležitostí. Obzvláště pokud by mohlo dojít k újmě na zdraví nebo finančním ztrátám. Proto se rozvíjely techniky známé pod názvem systémy odolné proti poruchám. Pro zotavování z poruch je obzvláště výhodné využít rekonfigurace. Platformou schopnou rekonfigurace pro návrh a implementaci obvodů je FPGA. Pro zajištění opravy obvodu v FPGA pomocí rekonfigurace je velice výhodné využít řadič částečné dynamické rekonfigurace tedy speciální přidanou komponentu. Dále je žádoucí, aby i řadič byl odolný proti poruchám, obzvláště když bude umístěn na stejném FPGA. Právě návrhem tohoto řadiče a vypracováním příslušných kritérií se bude zabývat metodika, která bude také tématem disertační práce.

English abstract

The failuresoccurrences are very undesirable for not only critical control systems. Especiallyif it could lead to injury or financial loss. Therefore, techniques known asfault tolerant systems have been developed. Reconfiguration is especiallyuseful for faults mitigation. The FPGA is an eligible reconfigured platform fordesigning and implementing circuits. A partial dynamic reconfigurationcontroller, which is a specially added component is highly beneficial to usefor some FPGA circuit reparation by reconfiguration. Furthermore, it isdesirable that the controller has fault tolerant, especially when it is placedin the same FPGA with desired circuit. The methodology, which will also be thetopic of my dissertation will deal with this controller design and thedeveloping of the relevant criteria.

Keywords

Řadič rekonfigurace, systémy odolné proti poruchám, částečná dynamická rekonfigurace, FPGA.

English keywords

Reconfiguration controller, Fault Tolerant Systems, Partial Dynamic reconfiguration, FPGA

Published
2017
Pages
24–27
Proceedings
Počítačové architektury & diagnostika 2017
Conference
Počítačové architektury a diagnostika 2017
ISBN
978-80-972784-0-3
Publisher
Slovenská technická univerzita v Bratislavě
Place
Smolenice
BibTeX
@inproceedings{BUT144458,
  author="Richard {Pánek}",
  title="Systémy odolné proti poruchám - metodika návrhu řadiče rekonfigurace",
  booktitle="Počítačové architektury & diagnostika 2017",
  year="2017",
  pages="24--27",
  publisher="Slovenská technická univerzita v Bratislavě",
  address="Smolenice",
  isbn="978-80-972784-0-3",
  url="https://www.fit.vut.cz/research/publication/11480/"
}
Files
Projects
Pokročilé paralelní a vestavěné počítačové systémy, BUT, Vnitřní projekty VUT, FIT-S-17-3994, start: 2017-03-01, end: 2020-02-29, completed
Research groups
Departments
Back to top