Result Details
Metodika pro návrh číslicových systémů se zvýšenou spolehlivostí v obvodech FPGA
Příspěvek charakterizuje výsledky studenta za poslední období a nastiňuje pravděpodobnou strukturu disertační práce a její cíle. Nejprve jsou popsány mezní etapy v návrhu metodiky pro konstrukci odolných systémů s různou úrovní diagnostiky založených na obvodech FPGA. Následně je popsána referenční struktura odolného systému v FPGA, kde je využito principů částečné dynamické rekonfigurace pro obnovu těch částí systému, jež vykazují poruchu. Představen je také způsob řízení rekonfiguračního procesu spolu s problémy, které je nutno řešit po rekonfiguraci. Experimenty s metodikou a ověření funkčnosti referenční struktury na vývojové desce ML506 s Virtex5 pro reálné číslicové systémy jsou taktéž popsány v tomto příspěvku.
spolehlivost, systém odolný proti poruchám, hlídací obvod, architektura, TMR, rekonfigurace, FPGA
@inproceedings{BUT34842,
author="Martin {Straka}",
title="Metodika pro návrh číslicových systémů se zvýšenou spolehlivostí v obvodech FPGA",
booktitle="Počítačové architektury a diagnostika 2010",
year="2010",
pages="159--164",
publisher="Fakulta informačních technologií VUT v Brně",
address="Brno",
isbn="978-80-214-4140-8"
}
Secured, reliable and adaptive computer systems, BUT, Vnitřní projekty VUT, FIT-S-10-1, start: 2010-03-01, end: 2010-12-31, completed
Security-Oriented Research in Information Technology, MŠMT, Institucionální prostředky SR ČR (např. VZ, VC), MSM0021630528, start: 2007-01-01, end: 2013-12-31, running
SoC circuits reliability and availability improvement, GACR, Standardní projekty, GA102/09/1668, start: 2009-01-01, end: 2011-12-31, completed