Result Details
Využití dynamické rekonfigurace vestavěných systémů pro monitorování počítačových sítí
Článek představuje architekturu vestavěného systému pro monitorování počítačových sítí. Architektura využívá systém na čipu s integrovanou rekonfigurovatelnou logikou (FPGA). Díky úzké integraci procesoru a FPGA je možné využít částečné dynamické rekonfigurace pro akceleraci časově kritických operací. Lze tak vytvořit systém s nižší cenou, menšími nároky na spotřebu a s menšími rozměry při zachování dostatečné výkonnosti.
The article introduces an architecture of an embedded system intended for network monitoring. The architecture utilizes a system-on-chip with an integrated reconfigurable logic (FPGA). The tight integration between the processor and FPGA enables to take advantage of partial dynamic reconfiguration for acceleration of time-critical operations. It is possible to create system with lower price, lower power consumption and smaller size while preserving the througput of the system.
FPGA, Partial Dynamic Reconfiguration, ARM, System-on-Chip, HW/SW
codesign
@inproceedings{BUT111615,
author="Jan {Viktorin}",
title="Využití dynamické rekonfigurace vestavěných systémů pro monitorování počítačových sítí",
booktitle="Počítačové architektury a diagnostika 2014",
year="2014",
pages="50--55",
publisher="Technická univerzita v Liberci",
address="Liberec",
isbn="978-80-7494-027-9",
url="http://pad2014.fm.tul.cz/docs/PAD2014-elektronicky_online.pdf"
}
Modern Tools for Detection and Mitigation of Cyber Criminality on the New Generation Internet, MV, Program bezpečnostního výzkumu České republiky 2010 - 2015, VG20102015022, start: 2010-10-01, end: 2015-09-30, completed