Result Details
Metoda návrh systémů odolných proti poruchám do omezeného implementačního prostoru na bázi FPGA
V článku byla naznačeny hlavní problémy, kterými se bude zabývat metodika návrhu systémů odolných proti poruchám do omezeného implementačního prostoru v FPGA a jejich možné řešení.
The main issues to be addressed in the methodology of fault tolerant system design into limited implementation space in FPGA and their possible solutions were presented in this paper.
Systémy odolné proti poruchám, rekonfigurace, FPGA.
Fault Tolerant System Design, Reconfiguration, FPGA.
A methodology, that uses possibility of FPGA reconfiguration after appearance of transient or permanent fault, is presented in this paper. The mitigation of both fault types is based on the ability of new types of FPGAs to update parts of their configuration memory using partial dynamic reconfiguration. The function of circuit configured into FPGA can be changed even at runtime when it is placed in the dynamic part of the FPGA. Reconfiguration is controlled by the controller located in the static part of the FPGA.
@inproceedings{BUT96989,
author="Lukáš {Mičulka}",
title="Metoda návrh systémů odolných proti poruchám do omezeného implementačního prostoru na bázi FPGA",
booktitle="Počítačové architektury & diagnostika 2011",
year="2011",
pages="61--66",
publisher="Fakulta informatiky a informačních technologií Slovenská technická univerzita v Bratislavě",
address="Bratislava",
isbn="978-80-227-3552-0"
}
SoC circuits reliability and availability improvement, GACR, Standardní projekty, GA102/09/1668, start: 2009-01-01, end: 2011-12-31, completed