Detail výsledku
Metoda návrh systémů odolných proti poruchám do omezeného implementačního prostoru na bázi FPGA
V článku byla naznačeny hlavní problémy, kterými se bude zabývat metodika návrhu systémů odolných proti poruchám do omezeného implementačního prostoru v FPGA a jejich možné řešení.
The main issues to be addressed in the methodology of fault tolerant system design into limited implementation space in FPGA and their possible solutions were presented in this paper.
Systémy odolné proti poruchám, rekonfigurace, FPGA.
Fault Tolerant System Design, Reconfiguration, FPGA.
Tento článek popisuje metodiku, která se zabývá možností rekonfigurace obvodu FPGA po vzniku přechodné i trvalé poruchy. Ošetření obou typů je založeno na schopnosti nových typů obvodů FPGA provést změnu části své konfigurace - pomocí tzv. částečné dynamické rekonfigurace. Funkce obvodu může být měněna i za běhu aplikace, pokud je funkční jednotka umístěna v dynamické části obvodu. Rekonfigurace je řízena pomocí řídicí jednotky umístěné ve statické části FPGA.
@inproceedings{BUT96989,
author="Lukáš {Mičulka}",
title="Metoda návrh systémů odolných proti poruchám do omezeného implementačního prostoru na bázi FPGA",
booktitle="Počítačové architektury & diagnostika 2011",
year="2011",
pages="61--66",
publisher="Fakulta informatiky a informačních technologií Slovenská technická univerzita v Bratislavě",
address="Bratislava",
isbn="978-80-227-3552-0"
}
Zvyšování spolehlivost a provozuschopnosti v obvodech SoC, GAČR, Standardní projekty, GA102/09/1668, zahájení: 2009-01-01, ukončení: 2011-12-31, ukončen