Result Details

Design of Integer Phase Locked Loop

HÁZE, J.; VRBA, R.; FUJCIK, L.; PROKOP, R. Design of Integer Phase Locked Loop. In MIKROSYN. Nové trendy v mikroelektronických systémech a nanotechnologiích.. Seminář o výsledcích výzkumného záměru MSM 0021630503 v roce 2007. Sborník příspěvků. Brno: Novotný, 2007. p. 27-34. ISBN: 978-80-214-3534-6.
Type
conference paper
Language
English
Authors
Háze Jiří, doc. Ing., Ph.D., UMEL (FEEC)
Vrba Radimír, prof. Ing., CSc., UMEL (FEEC)
Fujcik Lukáš, doc. Ing., Ph.D., UMEL (FEEC)
Prokop Roman, Ing., Ph.D., UMEL (FEEC)
Abstract

The paper describes the design procedure of phase locked loop (PLL). This PLL is used in band-pass sigma-delta modulator to synchronise the input slow sine-wave signal with driving clock of modulator. It generates 62,5 kHz rectangle driving signal. The paper also shows simulation results, which confirm the design process .

Keywords

phase locked-loop

Published
2007
Pages
27–34
Proceedings
MIKROSYN. Nové trendy v mikroelektronických systémech a nanotechnologiích.. Seminář o výsledcích výzkumného záměru MSM 0021630503 v roce 2007. Sborník příspěvků
Conference
Electronic Devices and Systems EDS`07 IMAPS CS International Conference 2007
ISBN
978-80-214-3534-6
Publisher
Novotný
Place
Brno
BibTeX
@inproceedings{BUT28635,
  author="Jiří {Háze} and Radimír {Vrba} and Lukáš {Fujcik} and Roman {Prokop}",
  title="Design of Integer Phase Locked Loop",
  booktitle="MIKROSYN. Nové trendy v mikroelektronických systémech a nanotechnologiích.. Seminář o výsledcích výzkumného záměru MSM 0021630503 v roce 2007. Sborník příspěvků",
  year="2007",
  pages="27--34",
  publisher="Novotný",
  address="Brno",
  isbn="978-80-214-3534-6"
}
Departments
Back to top