Detail výsledku
Embedded detektor popředí v obraze
Vznik: 2014
Název anglicky
Embedded image foreground detector
Typ
funkční vzorek
Jazyk
česky
Autoři
Musil Martin, Ing., Ph.D., UPGM (FIT)
Musil Petr, Ing., Ph.D., UPGM (FIT)
Koplík Karel, Ing., UPGM (FIT)
Zemčík Pavel, prof. Dr. Ing., dr. h. c., UAMT (FEKT), UPGM (FIT)
Musil Petr, Ing., Ph.D., UPGM (FIT)
Koplík Karel, Ing., UPGM (FIT)
Zemčík Pavel, prof. Dr. Ing., dr. h. c., UAMT (FEKT), UPGM (FIT)
Popis
Jedná se o funkční vzorek detektoru popředí v obraze. Zařízení je založeno na platformě Xilinx SP605, který obsahuje FPGA řady Spartan-6 od firmy Xilinx. V FPGA je implementován detektor od firmy Daiteq s.r.o. Součástí funkčního vzorku je dále Ethernetový radič pro načítání dat z připojené Ethernetové kamery, která slouží jako zdroj dat pro detekci, a také VGA výstup, na který je průběžně zobrazován výsledek detekce.
Popis anglicky
This functional sample is performing image foreground detection. This sample is based on Xilinx SP605 platform with Xilinx Spartan-6 family FPGA. The FPGA contains foreground detection firmware developed by Daiteq s.r.o. company. The FPGA firmware also contains Ethernet controller for receiving image data from attached camera and VGA controller for displaying detection results.
Klíčová slova
detekce popředí, FPGA
Klíčová slova anglicky
foreground detection, FPGA
Umístění
Místnost Q201, Fakulta informačních technologií VUT v Brně, Božetěchova 2, 612 66 Brno
Licence
K využití výsledku jiným subjektem je vždy nutné nabytí licence
Licenční poplatek
Poskytovatel licence na výsledek nepožaduje licenční poplatek
Soubory
Projekty
RODOS - Centrum pro rozvoj dopravních systémů, TAČR, Centra kompetence, TE01020155, zahájení: 2012-04-01, ukončení: 2018-03-31, ukončen
Pracoviště