Detail publikace
Technology Mapping for PAIG Optimized Polymorphic Circuits
polymorfní elektronika, polymorfní hradla, syntéza PAIG, technologické mapování PAIG
Koncepce polymorfní elektroniky umožňuje efektivně implementovat dvě nebo více funkcí v jednom obvodu, přičemž aktuálně zvolená funkce závisí na stavu provozního prostředí obvodu. Klíčovými součástmi takových obvodů jsou polymorfní hradla. Od zavedení polymorfní elektroniky bylo publikováno několik desítek polymorfních hradel. Velký počet z nich však vykazuje parametry, které zaostávají za parametry technologie CMOS. V důsledku toho se perspektiva jejich využití pro reálné aplikace poněkud zužuje. V posledních letech bylo navrženo několik kompletních knihoven polymorfních hradel kompatibilních s CMOS. Syntéza polymorfních obvodů dosahuje vyššího stupně složitosti ve srovnání se syntézou běžného číslicového obvodu. V minulosti bylo mnoho dosud navržených polymorfních obvodů syntetizováno pomocí evolučních principů (EA, CGP atd.). Výzkumy provedené v posledních letech naznačují, že problém škálovatelné techniky syntézy pro syntézu složitých polymorfních obvodů by mohly vyřešit víceúrovňové techniky syntézy, jako je And-Inverter-Graphs. Koncept PAIG (Polymorphic And-Inverter-Graphs) a na něm založené techniky syntézy se zdají být životaschopným přístupem. Tento článek ukazuje, jak by bylo možné využít moderní polymorfní hradla k získání efektivní implementace reálného polymorfního obvodu, syntetizovaného nástrojem založeným na PAIG.
@INPROCEEDINGS{FITPUB12661, author = "Richard R\r{u}\v{z}i\v{c}ka and V\'{a}clav \v{S}imek", title = "Technology Mapping for PAIG Optimized Polymorphic Circuits", pages = "801--808", booktitle = "Proceeding of 25th Euromicro Conference on Digital System Design 2022 (DSD'22)", year = 2022, location = "Gran Canaria, ES", publisher = "IEEE Computer Society", ISBN = "978-1-6654-7404-7", doi = "10.1109/DSD57027.2022.00112", language = "english", url = "https://www.fit.vut.cz/research/publication/12661" }