Detail výsledku

HAVEN: An Open Framework for FPGA-Accelerated Functional Verification of Hardware

ZACHARIÁŠOVÁ, M.; LENGÁL, O.; KAJAN, M. HAVEN: An Open Framework for FPGA-Accelerated Functional Verification of Hardware. Lecture Notes in Computer Science, 2012, vol. 2012, no. 7261, p. 247-253. ISSN: 0302-9743.
Typ
článek v časopise
Jazyk
anglicky
Autoři
Zachariášová Marcela, Ing., Ph.D., UIFS (FIT), UPSY (FIT)
Lengál Ondřej, doc. Ing., Ph.D., UITS (FIT)
Kajan Michal, Ing., UIFS (FIT), UPSY (FIT)
Abstrakt

Functional verification is a widespread technique to check whether a hardware system satisfies a given correctness specification. As the complexity of modern hardware systems rises rapidly, it is a challenging task to find appropriate techniques for acceleration of this process. In this paper we present HAVEN, a freely available open functional verification framework that exploits the field-programmable gate array (FPGA) technology for cycle-accurate acceleration of simulation-based verification runs. HAVEN takes advantage of the inherent parallelism of hardware systems and moves the verified system together with transaction-based interface components of the functional verification environment from software into an FPGA. The presented framework is written in SystemVerilog and complies with the principles of functional verification methodologies (OVM, UVM), assertion-based verification, and also provides adequate debugging visibility, making its application range quite large. Our experiments confirm the assumption that the achieved acceleration is proportional to the complexity of the verified system.

Klíčová slova

functional verification, testbench, SystemVerilog, hardware acceleration, FPGA

Rok
2012
Strany
247–253
Časopis
Lecture Notes in Computer Science, roč. 2012, č. 7261, ISSN 0302-9743
Kniha
Proceedings of HVC'11
Vydavatel
Springer Verlag
Místo
Berlin
BibTeX
@article{BUT76422,
  author="Marcela {Zachariášová} and Ondřej {Lengál} and Michal {Kajan}",
  title="HAVEN: An Open Framework for FPGA-Accelerated Functional Verification of Hardware",
  journal="Lecture Notes in Computer Science",
  year="2012",
  volume="2012",
  number="7261",
  pages="247--253",
  issn="0302-9743"
}
Projekty
Národní dofinancování projektu Reduced Certification Costs Using Trusted Multi-core Platforms, MŠMT, Společné technologické iniciativy, 7H10013, zahájení: 2010-04-01, ukončení: 2013-03-31, řešení
Pokročilé bezpečné, spolehlivé a adaptivní IT, VUT, Vnitřní projekty VUT, FIT-S-11-1, zahájení: 2011-01-01, ukončení: 2013-12-31, ukončen
Práce se složitými datovými strukturami a paralelismem v prostředí Rich Model Toolkit, MŠMT, COST, OC10009, zahájení: 2010-01-01, ukončení: 2012-12-31, řešení
Statická a dynamická verifikace programů s pokročilými rysy paralelismu a neomezenosti, GAČR, Standardní projekty, GAP103/10/0306, zahájení: 2010-01-01, ukončení: 2013-12-31, řešení
Výzkum informačních technologií z hlediska bezpečnosti, MŠMT, Institucionální prostředky SR ČR (např. VZ, VC), MSM0021630528, zahájení: 2007-01-01, ukončení: 2013-12-31, řešení
Výzkumné skupiny
Pracoviště
Nahoru