Detail práce
Simulátor procesoru s operací násobení
Tato práce se zabývá numerickou integrací. Nejprve je popsáno numerické řešení diferenciálních rovnic použitím metody Taylorovy řady. Poté jsou popsány jednotlivé varianty integrátorů. V praktické části je popsán návrh dvouvstupého integrátoru násobení a dále jeho realizace v prostředí FPGA. Pro tento integrátor je také vytvořen simulátor znázorňující jeho funkci.
diferenciální rovnice, numerická integrace, Taylorova řada, integrátor, řadič, násobení, simulace, VHDL, FPGA
Student nejprve prezentoval výsledky, kterých dosáhl v rámci své práce. Komise se poté seznámila s hodnocením vedoucího a posudkem oponenta práce. Student následně odpověděl na otázky oponenta a na další otázky přítomných. Komise se na základě posudku oponenta, hodnocení vedoucího, přednesené prezentace a odpovědí studenta na položené otázky rozhodla práci hodnotit stupněm C.
- Vysvětlete princip násobení s využitím tvořících diferenciálních rovnic a rekurentního výpočtu vyšších členů Taylorovy řady. Dále ukažte odvození počátečních podmínek v dif. rovnicích (2.56)-(2.59) na str. 11.
- Porovnejte počet operací Vámi navrhovaného integrátoru využívajícího numerické integrace pomocí metody Taylorovy řady 2. řádu např. s běžně používanými metodami Runge-Kutta 2. řádu.
Burget Lukáš, doc. Ing., Ph.D. (UPGM FIT VUT), člen
Matoušek Petr, doc. Ing., Ph.D., M.A. (UIFS FIT VUT), člen
Peringer Petr, Dr. Ing. (UITS FIT VUT), člen
Vašíček Zdeněk, doc. Ing., Ph.D. (UPSY FIT VUT), člen
@bachelorsthesis{FITBT18534, author = "Vladislav Z\'{a}vada", type = "Bakal\'{a}\v{r}sk\'{a} pr\'{a}ce", title = "Simul\'{a}tor procesoru s operac\'{i} n\'{a}soben\'{i}", school = "Vysok\'{e} u\v{c}en\'{i} technick\'{e} v Brn\v{e}, Fakulta informa\v{c}n\'{i}ch technologi\'{i}", year = 2016, location = "Brno, CZ", language = "czech", url = "https://www.fit.vut.cz/study/thesis/18534/" }