Detail výsledku
Metoda návrhu systémů odolných proti poruchám do omezeného implementačního prostoru na bázi FPGA
V článku byla naznačeny hlavní problémy, kterými se bude zabývat metodika návrhu systémů odolných proti poruchám do omezeného implementačního prostoru v FPGA a jejich možné řešení.
The main issues to be addressed in the methodology of fault tolerant system design into limited implementation space in FPGA and their possible solutions were presented in this paper.
Systémy odolné proti poruchám, rekonfigurace, relokace, FPGA.
Fault Tolerant System Design, Reconfiguration, Relocation, FPGA.
Článek představuje navrženou metodologii pro návrh systémů odolných proti poruchám v FPGA schopnou ochránit systém před projevy přechodných a trvalých poruch. Oprava přechodné poruchy je prováděna částečnou dynamickou rekonfigurací. Oprava omezeného počtu trvalých poruch je založena na použití odolných architektur využívající menší množství zdrojů než předchozí použité. Vadná část FPGA tak není dále využívána. Tato technika je založena na použití předkompilovaných konfigurací uložených v externí paměti. Pro snížení paměťových nároků pro uložení konfiguračních bitových posloupností je použita technika relokace.
@inproceedings{BUT103569,
author="Lukáš {Mičulka}",
title="Metoda návrhu systémů odolných proti poruchám do omezeného implementačního prostoru na bázi FPGA",
booktitle="Počítačové architektury & diagnostika 2013",
year="2013",
pages="63--68",
publisher="Západočeská univerzita v Plzni",
address="Plzeň",
isbn="978-80-261-0270-0"
}
Pokročilé bezpečné, spolehlivé a adaptivní IT, VUT, Vnitřní projekty VUT, FIT-S-11-1, zahájení: 2011-01-01, ukončení: 2013-12-31, ukončen
Výzkum informačních technologií z hlediska bezpečnosti, MŠMT, Institucionální prostředky SR ČR (např. VZ, VC), MSM0021630528, zahájení: 2007-01-01, ukončení: 2013-12-31, řešení