Detail výsledku
Metoda návrh systémů odolných proti poruchám do omezeného implementačního prostoru na bázi FPGA
V článku byla naznačeny hlavní problémy, kterými se bude zabývat metodika návrhu systémů odolných proti poruchám do omezeného implementačního prostoru v FPGA a jejich možné řešení.
The main issues to be addressed in the methodology of fault tolerant system design into limited implementation space in FPGA and their possible solutions were presented in this paper.
Systémy odolné proti poruchám, rekonfigurace, FPGA.
Fault Tolerant System Design, Reconfiguration, FPGA.
V článku je popisována navrhovaná metodika, která se zabývá možností rekonfigurace obvodu FPGA po vzniku přechodné i trvalé poruchy. Metodika se zabývá postupy pro rozlišení typu poruchy, lokalizaci postižené oblasti FPGA a pro výběr nové konfigurace v případě výskytu trvalé poruchy. Obsahem jsou i možné způsoby řešení problému synchronizace jednotek po částečné dynamické rekonfiguraci FPGA.
@inproceedings{BUT97040,
author="Lukáš {Mičulka}",
title="Metoda návrh systémů odolných proti poruchám do omezeného implementačního prostoru na bázi FPGA",
booktitle="Počítačové architektury & diagnostika 2012",
year="2012",
pages="109--115",
publisher="Fakulta informačních technologií ČVUT",
address="Praha",
isbn="978-80-01-05106-1"
}
Pokročilé bezpečné, spolehlivé a adaptivní IT, VUT, Vnitřní projekty VUT, FIT-S-11-1, zahájení: 2011-01-01, ukončení: 2013-12-31, ukončen
Výzkum informačních technologií z hlediska bezpečnosti, MŠMT, Institucionální prostředky SR ČR (např. VZ, VC), MSM0021630528, zahájení: 2007-01-01, ukončení: 2013-12-31, řešení