Detail práce
Měření parametrů komunikace přes PCI Express
Táto bakalárska práca sa zaoberá vytvorením jednotky, ktorá je schopná merať parametre komunikácie na zbernicovom štandarde PCI Express 3.0. Navrhnutá jednotka je určená pre čip FPGA umiestnený na akceleračnej karte s PCI Express rozhraním. Zároveň opisuje softvér implementovaný v jazyku C, určený na jej ovládanie. V poslednej časti tejto práce sú ukázané experimenty s navrhnutou a implementovanou jednotkou.
PCI Express 3.0, FPGA, meranie priepustnosti, zbernica, maximum payload size, maximum read request size, relaxed ordering
Student nejprve prezentoval výsledky, kterých dosáhl v rámci své práce. Komise se poté seznámila s hodnocením vedoucího a posudkem oponenta práce. Student následně odpověděl na otázky oponenta a na další otázky přítomných. Komise se na základě posudku oponenta, hodnocení vedoucího, přednesené prezentace a odpovědí studenta na položené otázky rozhodla práci hodnotit stupněm C.
- V čem vidíte hlavní příčinu problémů s testem v hardware? Co je potřeba udělat pro dokončení funkčního prototypu?
- Do jaké míry mohou bloky mezi vaší komponentou a sběrnicí PCIe ovlivnit výsledky měření?
Hradiš Michal, Ing., Ph.D. (UPGM FIT VUT), člen
Jaroš Jiří, doc. Ing., Ph.D. (UPSY FIT VUT), člen
Křivka Zbyněk, Ing., Ph.D. (UIFS FIT VUT), člen
Lengál Ondřej, Ing., Ph.D. (UITS FIT VUT), člen
@bachelorsthesis{FITBT21631, author = "Martin Mat\v{e}jka", type = "Bakal\'{a}\v{r}sk\'{a} pr\'{a}ce", title = "M\v{e}\v{r}en\'{i} parametr\r{u} komunikace p\v{r}es PCI Express", school = "Vysok\'{e} u\v{c}en\'{i} technick\'{e} v Brn\v{e}, Fakulta informa\v{c}n\'{i}ch technologi\'{i}", year = 2022, location = "Brno, CZ", language = "czech", url = "https://www.fit.vut.cz/study/thesis/21631/" }