Detail práce
Webový simulátor procesoru architektury MIPS
Práce se zaobírá simulací zřetězeného procesoru architektury MIPS za účelem demonstrace činnosti procesoru na úrovni zřetězené linky pro účely výuky. Cílem práce je tedy implementovat webovou aplikaci, která bude umožňovat uživateli vložit kód symbolických instrukcí a vhodným způsobem demonstrovat činnost simulačního jádra.
MIPS architektura, webový simulátor, zřetězené zpracování instrukcí, pipelining
Student nejprve prezentoval výsledky, kterých dosáhl v rámci své práce. Komise se poté seznámila s hodnocením vedoucího a posudkem oponenta práce. Student následně odpověděl na otázky oponenta a na další otázky přítomných (např. detaily spuštění a průběhu simulace, vkládání uživatelského kódu do simulátoru a vizualizace jeho provádění na úrovni instrukcí). Komise se na základě posudku oponenta, hodnocení vedoucího, přednesené prezentace a odpovědí studenta na položené otázky rozhodla práci hodnotit stupněm C - dobře.
- Jaké konkrétní důvody Vás vedly k volbě simulace architektury MIPS (v její dnes již spíše historické variantě)?
- Odkud jste čerpal algoritmy popsané v sekci 4.1.1? Asi ne z [3], jak píšete na str. 27...
- Použil jste nějaký existující simulační algoritmus nebo jste jej navrhnul ad-hoc pouze pro účely Vaší práce?
Chudý Peter, doc. Ing., Ph.D. MBA (UPGM FIT VUT), člen
Kekely Lukáš, Ing., Ph.D. (UPSY FIT VUT), člen
Lengál Ondřej, Ing., Ph.D. (UITS FIT VUT), člen
Rychlý Marek, RNDr., Ph.D. (UIFS FIT VUT), člen
@bachelorsthesis{FITBT24967, author = "Mat\v{e}j H\r{u}lek", type = "Bakal\'{a}\v{r}sk\'{a} pr\'{a}ce", title = "Webov\'{y} simul\'{a}tor procesoru architektury MIPS", school = "Vysok\'{e} u\v{c}en\'{i} technick\'{e} v Brn\v{e}, Fakulta informa\v{c}n\'{i}ch technologi\'{i}", year = 2022, location = "Brno, CZ", language = "czech", url = "https://www.fit.vut.cz/study/thesis/24967/" }