Výzkumná skupina Spolehlivé číslicové systémy
Aplikované výsledky
-
2015
GPDRC: Řadič částečné dynamické rekonfigurace pro odolné architektury, software, 2015
Autoři: STRAKA, M.; KAŠTIL, J.Nástroje pro generování odolných architektur a hlídacích obvodů z jazyka VHDL, software, 2015
Autoři: STRAKA, M. -
2013
intMAN: Priority-Driven Load-Adaptive Monitoring-Based Hardware for Managing Interrupts in Embedded Event-Triggered Real-Time Systems, prototyp, 2013
Autoři: STRNADEL, J.; ŠIMEK, V. -
2008
TASTE: Testability Analysis SuiTE, software, 2008
Autoři: STRNADEL, J. -
2007
RTL benchmark circuit generator, software, 2007
Autoři: PEČENKA, T.; KOTÁSEK, Z.Set of tools for RTL circuits testability analysis, software, 2007
Autoři: ŠKARVADA, J.; KOTÁSEK, Z.Tools for split RTL circuit into Testable blocks, software, 2007
Autoři: HERRMAN, T.; KOTÁSEK, Z.